You are on page 1of 4

UNIVERSIDAD NACIONAL ABIERTA Y A DISTANCIA UNAD ESCUELA DE CIENCIAS BSICAS, TECNO LOGA E INGENIERA TRABAJO COLABORATIVO No 2 ELECTRONICA BASICA

CA - 201419

ACT 10 TRABAJO COLABORATIVO No. 2 Nombre de curso: Electrnica Bsica 201419. Temticas revisadas: Unidad No.2. Estrategia de aprendizaje : Aprendizaje Colaborativo.

Reconocimiento del trabajo colaborativo no. 2: Para la primera unidad hablamos de la necesidad de tener un software de simulacin como ayuda obligatoria en el proceso de aprendizaje, la segunda unidad no es la excepcin. Debemos realizar las lecturas necesarias sobre los temas de esta unidad tanto en el mdulo como de la informacin alojada en la web. Aspectos generales del trabajo: Se profundizarn las temticas generales de la Unidad 2. Fundamentalmente reconocimiento de los diferentes dispositivos, y aplicaciones de los mismos.

Gua de actividades
FASE 1: EL FET
Dadas Las Formulas: VGS (off) = - VP RS = VGS (off) / IDSS RD = (VCC VD) / ID RG 500 K VGS = - ID*RS Gm = ID / VGS AV = -Gm *RD P=1/f

1.1 Amplificador De RF con JFET Los amplificadores de RF son usados para restaurar seales dbiles que son captadas por una antena en los diferentes circuitos de transmisin y recepcin de informacin, un ejemplo de esto es la radio FM. Construir en el simulador el siguiente am plificador con JFET que supondrem os se aplicara para restaurar la baja amplitud de la seal recibida por la antena de un

Docente Diseador: Jairo Luis Gutirrez Torres http://www.unad.edu.co/

UNIVERSIDAD NACIONAL ABIERTA Y A DISTANCIA UNAD ESCUELA DE CIENCIAS BSICAS, TECNO LOGA E INGENIERA TRABAJO COLABORATIVO No 2 ELECTRONICA BASICA - 201419

receptor de radio FM cuyas frecuencias de operacin se ubican en la banda de VHF. Se debe polarizar el Amplificador en un punto Q llam ado tambin punto estable para que el JFET logre amplificar linealmente la seal. Basndonos en las caractersticas de transferencia del JFET 2N3819 optamos por elegir los siguientes parmetros para el diseo: ID= 3m A, VD= 10V VCC= 20V De catalogo Temem os: IDSS puede Variar de 2m A a 20m A para nuestro diseo Tomaremos IDSS=16m A VGS (off) = -8V

Completar luego de los clculos La Tabla:

RS

RD

RG

VGS

Gm

AV

Docente Diseador: Jairo Luis Gutirrez Torres http://www.unad.edu.co/

UNIVERSIDAD NACIONAL ABIERTA Y A DISTANCIA UNAD ESCUELA DE CIENCIAS BSICAS, TECNO LOGA E INGENIERA TRABAJO COLABORATIVO No 2 ELECTRONICA BASICA - 201419

Simular en anlisis transitorio dibujando al menos 3 periodos de la seal de 100 MHz de frecuencia generada por Vi, incluir pantallazo de graficas para las marcas de diferencia de potencial.

1.2 Cul es el tipo de Polarizacin aplicada al JFET del Circuito?

1.3 Cul es la funcin de los condensadores en el circuito? 1.4 Cul de las siguientes igualdades es verdadera: A. B. C. D. IG = ID IG = IS ID = IS IG = ID = IS

1.5 La resistencia RS puesta a tierra en un JFET elimina la necesidad de utilizar una fuente adicional para polarizar el pin Puerta. Verdadero ( ) Falso ( ) 1.6 Para el diseo de amplificadores de seal debemos elegir un punto de trabajo en el transistor que no sea ni de corte ni de saturacin. Verdadero ( ) Falso ( ) 1.7 Explicar detalladamente el funcionamiento de los MOSFET decrementales e incrementales.

Fase 2 TIRISTORES.
2.1 Disparo de un SCR con Diodo Zener Dada la Ecuacin para el disparo del SCR con diodo Zener: VCC= VZ + VGT simular en siguiente circuito. Tenga en cuenta que VCC es la fuente relacionada a la puerta del SCR. En este caso VCC = V1

Docente Diseador: Jairo Luis Gutirrez Torres http://www.unad.edu.co/

UNIVERSIDAD NACIONAL ABIERTA Y A DISTANCIA UNAD ESCUELA DE CIENCIAS BSICAS, TECNO LOGA E INGENIERA TRABAJO COLABORATIVO No 2 ELECTRONICA BASICA - 201419

2.2 A qu valor de VCC se dispara el SCR? Justifique su respuesta. 2.3 Cuando un SCR se dispara este permanece como un interruptor cerrado y para apagarlo se debe interrumpir la corriente que lo atraviesa disminuyendo el valor de VCC logrando que la corriente que circula sea inferior a la corriente de de mantenimiento IH especificada por el fabricante. Verdadero ( ) Falso ( ) 2.4 Proponer un circuito de control de potencia utilizando Tiristores. Anexe el diagrama esquemtico y su teora de funcionamiento. ESPECIFICACIONES DEL DOCUMENTO FINAL DEL TRABAJO: Nombre del Archivo a subir: 201419_# de Grupo.pdf Debe subirse (adjuntarse) en el foro: ENTREGA FINAL. Documento escrito: Trabajo de construccin grupal que incluya: o Portada con los nombres de los integrantes del grupo o Introduccin o Contenido o Conclusiones o Referencias usadas. o Deben tener form ato APA. xitos!

Docente Diseador: Jairo Luis Gutirrez Torres http://www.unad.edu.co/

You might also like