Professional Documents
Culture Documents
Ciclo: Quinto
Fecha 04/02/2012
CRISTIAN GRANDA
Informes # 7
1) Tema: Interfaces e individualidad
Objetivo Especifico:
Disear y comprobar los circuitos digitales de binario a hexadecimal cuyos datos sea visualizadas en la matriz de led 8 segmentos va a tener 3 etapas de salidad Disear y comprobar el funcionamiento de un circuito de operacin real con interfaces de la siguiente manera tll-cmos ttl o cmos ttl-cmos
2.1) TTL A CMOS 2.2) Vcc=VDD con Vcc<VDD y Vcc>VDD.
2.3) De CMOS a TTL 2.4) VDD=Vcc con VDD<Vcc y con VDD>Vcc: PRECIOS
FAMILIAS LOGICAS TTL y CMOS Las tecnologas TTL y CMOS estn estrechamente relacionas cada una de ellas aqu presentamos una breve resumen de cada una de ella para luego proceder con los diagramas de las diferentes interfaces. La familia TTL se construye con transistores bipolares, resistencias y diodos. El estado 1 o 0 lo determina el estado de conduccin de los transistores. Cada transistor puede estar en corte (no conduce) o saturado (conduce a tope). La familia CMOS est formado por transistores de puerta aislada (MOS) de canal N y de canal P, por eso lo de complementarios, dispuestos en pareja, de forma que slo uno de ellos est preparado para conducir de cada vez. Estas simples diferencias hacen que, cumpliendo con la misma
CRISTIAN GRANDA
salida de la CMOS, esta conexin no debe hacerse ms que a una sola puerta, dado que las tensiones de salida de la CMOS bajan tremendamente cuando se les exige entregar mucha intensidad. La familia CMOS necesita un valor de entrada mxima de 1,5 V y la familia TTL de 0,4 V. La CMOS necesita una tensin de entrada de nivel alto de 3,5 V y la TTL de 2,4 V. Este ltimo punto hace que las CMOS no puedan acoplarse, normalmente, de manera directa a las salidas TTL.
Es posible levantar el nivel de salida TTL en nivel alto, hasta hacerlo compatible con la CMOS colocando entre el positivo de la alimentacin y la salida TTL una resistencia entre 1K y 10K lo que elevar el nivel hasta 4,5 V. Esta resistencia se llama resistencia de elevacin o pul up, y su nica accin es solamente til cuando a la salida de la TTL se conectan exclusivamente entradas CMOS. Deja de ser eficaz si al mismo tiempo se conectan otras cosas.
XY
Aplicacin Prctica: El Esquema para el desarrollo de la prctica se encuentra en la parte final para la mejor compresin de la misma: Para este desarrollo de la aplicacin se tomo una prctica anterior que solo inclua tecnologa TTL y se le aplico los circuitos de la interface para poder observar el correcto funcionamiento de los mismos entonces necesitamos la tabla de verdad de la practica para comprobarlo. La prctica es el Diseo de un circuito multiplicador de dos bits de entrada: TABLA DE VERDAD
CRISTIAN GRANDA A 0 0 0 0 0 0 0 0 1 1 1 1 1 1 1 1 B 0 0 0 0 1 1 1 1 0 0 0 0 1 1 1 1 C 0 0 1 1 0 0 1 1 0 0 1 1 0 0 1 1 D 0 1 0 1 0 1 0 1 0 1 0 1 0 1 0 1 R 0 0 0 0 0 0 0 0 0 0 0 0 0 0 0 1 S 0 0 0 0 0 0 0 0 0 0 1 1 0 0 1 0 T 0 0 0 0 0 0 1 1 0 1 0 1 0 1 1 0 U 0 0 0 0 0 1 0 1 0 0 0 0 0 1 0 1
Milmetro Digital.
1) Anlisis comentarios y conclusiones En Espaol
Ecuaciones de Salida:
S = AC ( BD ) T = BC ( AD ) + AD( BC ) U = BD
Las interfaces para las familias CMOS y TTL nos pueden de ser gran utilidad puesto que nos permiten acoplar los voltajes funcionamiento de los diferentes integrados que pertenecen a diferentes familias, como lo realizamos en la prctica pudimos realizar diferentes tipos de interfaces y estas funcionaron de manera correctamente. En la parte de la simulacin en simulador no pudo realizar la respectiva simulacin en los dos esquemas, se cambio de simulador y se obtuvo un mensaje de error.
En Ingles
2) Materiales y Mtodos
Protoboard 108. Alambre multipar. Banco de trabajo. Multmetro digitales (Ampermetro y voltmetro) Circuitos Integrados: 4050, 74LS04, 74LS07 y 4069. Resistencias de 1K. Fuente de Tensin Continua.
The interfaces for the families CMOS and TTL can us of being great utility since they allow us to couple the integrated voltages operation of the different ones that belong to different families, as we carry out it in the practice we could carry out different types of interfaces and these they worked correctly in way. In the part of the simulation in pretender could not carry out the respective simulation in the two outlines, you pretender change and an error message was obtained.
2) Bibliografa:
ELECTRONICA DIGITAL Ronald J. TOCCI 2008 PEARSON educacin Capitulo 8 Decima Edicin.
CRISTIAN GRANDA
ELECTRONICA DIGITAL Frank Ayres 1965 McGraw Hill INC U.S.A Capitulo 17 paginas 222238. FUNDAMENTOS DE ELECTRONICA DIGITAL RAUL ESTEVE BOSH, JOSE FRANCISCO
CRISTIAN GRANDA
I U1A N
74LS04D
OU Tut
2. Segundo Circuito:
VCC VCC
I U2A N
74LS04D
OUT
CRISTIAN GRANDA
3. Tercer Circuito
VCC 5V VCC R5 10k
OUT
U16C 4069BCL_ 10V
I U15A N
74LS04D
8 6 R6 1k Q1 7 2N3904 0
4. Cuarto Circuito:
CRISTIAN GRANDA
VCC 5V
I N
VCC R9 10k 1
OUT
U35C
D1
U31A 74LS04D
5. Quinto Circuito
VCC 5V
I N
U45B 4069BCL_ 5V 5 U46A 4050BD_ 5V VCC U41A 74LS04D
OUT
CMOS IN OUT IN
INT OUT IN
TTL OUT
CRISTIAN GRANDA
0 4.97
4.97 0
4.97 0
4.97 0
4.97 0
0.16 4.44
6. Sexto Circuito:
I N
2 VCC 5V U58A VCC U53A 74LS04D
OUT
U57E
Simulaciones:
CRISTIAN GRANDA
11
R6 1k
Q1 13
+
14
4069BCL_10V
V
12
0.000
U23 DC 10M
2N3904
0.000
U25 DC 10M
+ -
0.000
U24 DC 10M
0 VCC 5V
CRISTIAN GRANDA
29
U 58A 4050BD_ 5V
26
U64E 4069BCL_10V
33
U63A 4050BD_5V
VCC
32
5.000
U54 DC 10M
+ -
5.000
+ -
0.000
U55 DC 10M
+ -
5.000
U60 DC 10M 0
+ -
5.000
+ -
0.000
U61 DC 10M