You are on page 1of 14

Experimento 5: Amplificadores de pequenos sinais.

Disciplina: EN2701 Fundamentos de Eletrnica.

Discentes: Fernando Henrique Gomes Zucatelli Pedro Caetano de Oliveira Turma: A/Noturno Prof . Dr. Roberto Jacobe Rodrigues.

Santo Andr, 06 de Julho 2011.

1. INTRODUO
Transistores so componentes eltricos amplamente utilizados em circuitos, atuando como amplificadores de sinais e interruptores, entre diversas outras aplicaes. Com seu incio de uso na dcada de 50, esses componentes foram e so imprescindveis para o advento da eletrnica, permitindo obter diversos resultados desejveis em circuitos que, de outra forma, exigiriam uma montagem mais complexa utilizando-se outros componentes ou ento nem poderiam ser obtidos. Alguns usos que podem ser destacados so na criao de portas lgicas, importantes para o campo da eletrnica digital, e na criao de amplificadores de sinal, amplamente utilizados na rea de instrumentao [1,2].

2. OBJETIVOS
Os objetivos deste experimento so verificar a polarizao em emissor comum com divisor de tenso na base do transistor, verificar a operao desta configurao como amplificador de sinais com uso de capacitores, analisando a influncia do capacitor entre emissor e referncia (terra) e obter as impedncias de entrada e sada do amplificador.

3. PARTE EXPERIMENTAL
Foram usados resistores de 100 ,330 , 470 , 1k , 1,2k , 5,6k e 10k . Transistores BC547B. Capacitores eletrolticos de 1F/50Volts e 10F/50Volts. Um multmetro digital Marca Minipa ET-2510 (porttil).UmProtoboard (Matriz de contato).Uma fonte de Tenso Marca Minipa MPL-3303. Uma fonte geradora de sinal Tektronix modelo AFG 3021B, um osciloscpio digital Tektronix modelo TDS 2022B e cabos e fios para conexo

3.1. Polarizao do Transistor Bipolar


A Figura 1 mostra o circuito montado para medio do ganho cc do transistor BC547B com divisor de tenso na base

Figura 1 Circuito para polarizao emissor comum de transistor com divisor de tenso na base.

3.2. Amplificador de pequenos sinais


Para analisar o circuito da Figura 1 como um amplificador de sinais foram adicionados os capacitores C1, C2 e CE conforme Figura 2, onde ve indica a entrada do sinal a ser amplificado e vs a sada amplificada. Assim o circuito pode ser interpretado como um sistema de duas portas tal como descrito na Figura 3, onde Vi indica o sinal de entrada (input) e Vo a sada (output).

Figura 2 Circuito amplificador de pequenos sinais.

Sistema de 2
Figura 3 Circuito amplificador de pequenos sinais visto como sistema de 2 portas.

Para analisar o comportamento do amplificador foram usados ambos os canais do osciloscpio, sendo que um deles visualizava o sinal de entrada enquanto que o outro o sinal de sada. O clculo da amplificao dos sinais feito analisando as tenses de pico a pico no osciloscpio. Para medir a impedncia do amplificador necessrio que este esteja submetido a tenses alternadas, pois os capacitores comportam-se como abertos em corrente contnua aps atingirem o regime permanente (carregados). A Figura 4 mostra o circuito para medir a impedncia de entrada, usa-se um resistor R em srie com a entrada Vi do amplificador, a impedncia de entrada Zi dada por (1). A Figura 5 por sua vez exibe o circuito para medio da impedncia de sada Zo, cujo valor encontrado com uso da equao (2).

R I Vs Vi

Sistema de 2 Portas. Amplificador

Figura 4 Mtodo para verificar experimentalmente as impedncias de entrada.

Vs = VR + Vi VR = Vs Vi ; VR = R.I I = V V Vi Vi = Z i .I Z i = i = i R = R I VR (Vs Vi )

VR R

(1)

Rsource

Io V=0 Vo Vs

Figura 5 Mtodo para verificar experimentalmente as impedncias de sada.

Vs = VR + Vo VR = Vs Vo ; VR = R.I I = V V Vo Vo = Z o .I Z o = o = o R = R I VR (Vs Vo )

VR R

(2)

4. RESULTADOS E DISCUSSO 4.1. Polarizao do Transistor Bipolar


Para a primeira parte do experimento, foram medidos os valores de Ib, Ic, VBE e VCE, apresentados na Tabela 1.
Tabela 1 Tenses e correntes medidas no transistor.

Ib (A)) 34,50

Ic (A) 2930,00

VBE (V) 0,67

VCE (V) 5,95

Os valores de corrente, no entanto, mostraram-se pouco confiveis medidos diretamente com o multmetro no modo ampermetro, j que a resistncia interna do mesmo muito elevada comparada s resistncias presentes no circuito, afetando significativamente a medida. Dessa forma, mediu-se a tenso nos resistores correspondentes ao coletor, ao emissor e base (R1 e R2), obtendo-se a corrente nesses componentes, agora mais confivel, pela equao (3), sendo os valores reunidos na Tabela 2. A nica observao que, para a corrente da base, seu valor obtido subtraindo-se a corrente no resistor 2 da corrente no resistor 1 (anlise nodal). (3)
Tabela 2 Tenses medidas nos resistores e correntes calculadas

VRc (V) 4,64

Ic(mA) 14,06

VRe (V) 1,41

Ie(mA) 14,10

VR1 (V) 9,90

VR2 (V) 2,07

Ib(A) 42,86

Tem-se ento que o ganho de corrente (CC), dado pela diviso da corrente no coletor pela corrente na base, 328,04, que est de acordo com o datasheet obtido em [3].

Pode-se ento desenhar a reta de carga desse transistor, sabendo-se que, quando Ic zero, VCE = VCC = 12,10 mV e que para VCE = 0, Ic = VCC/(Rc + Re). A Figura 6 apresenta essa reta, sendo que a seta indica o ponto quiescente, em que a curva da corrente de base corta a reta de carga, sendo esse o ponto de operao do transistor. Reta de Carga Icx VCE

Figura 6 Reta de carga.

Caso o resistor 2 seja substitudo por um de menor resistncia, mais corrente passar por ele, de forma que a corrente da base ser menor, aplicando-se o mesmo princpio utilizado na construo da Tabela 2. Assim, com a diminuio do valor dessa corrente, o ponto quiescente seria deslocado para uma regio mais a direita da reta de carga

4.2. Amplificador de pequenos sinais


Os sinais amplificados com o circuito da Figura 2 esto da Figura 7 a Figura 13, cada um com uma combinao da tenso de pico a pico e freqncia do sinal de entrada. A Tabela 3 resume os ganhos em cada caso.

Tabela 3 Ganhos do amplificador para cada combinao de tenso de entrada e frequncia

Ventrada nominal 20,0 mV 30,0 mV 40,0 mV 50,0 mV 20,0 mV 20,0 mV 20,0 mV

frequncia entrada 1,0 kHz 1,0 kHz 1,0 kHz 1,0 kHz 2,0 kHz 3,0 kHz 4,0 kHz

Ventrada 22,4 mV 33,2 mV 42,4 mV 51,2 mV 25,6 mV 25,6 mV 24,8 mV

Vsada 1,66 V 2,42 V 3,10 V 3,84 V 1,92 V 2,00 V 1,96 V

Ganho (Vs/Ve) 74,11 72,89 73,11 75,00 75,00 78,13 79,03

Figura
Figura 7 Figura 8 Figura 9 Figura 10 Figura 11 Figura 12 Figura 13

Nota-se que a variao do ganho para e mesma frequncia se tornou estvel mesmo com aumento da tenso de entrada. Isso permite calcular uma mdia destes ganhos no valor de 73,78. No caso do aumento sistemtico de frequncia nota-se que o ganho tambm aumentou ligeiramente. Ainda nas figuras que se seguem, possvel perceber que o sinal de sada est defasado quase 180 do sinal original, o que esperado devido ao fato de capacitores, assim como indutores, defasarem os sinais que por eles passam com uma fase de 90 idealmente (somente um deles), mas que varia na prtica, dada a influncia de todas as impedncias.

Figura 7 Amplificao de 74,11 vezes o sinal de entrada V=20mVpp a 1kHZ.

Figura 8 Amplificao de 72,89 vezes o sinal de entrada V=30mVpp a 1kHZ.

Figura 9 Amplificao de 73,11 vezes o sinal de entrada V=40mVpp a 1kHZ.

Figura 10 Amplificao de 75,00 vezes o sinal de entrada V=50mVpp a 1kHZ.

Figura 11 Amplificao de 75,00 vezes o sinal de entrada V=20mVpp a 2kHZ.

Figura 12 Amplificao de 78,13 vezes o sinal de entrada V=20mVpp a 3kHZ.

Figura 13 Amplificao de 79,03 vezes o sinal de entrada V=20mVpp a 4kHZ.

Outra caracterstica desse circuito que existe um limite de tenso de entrada para que ocorra a ampliao do sinal de entrada sem haver distoro no sinal de sada. No caso do experimento realizado, esse valor foi atingido para uma entrada de 60 mVpp. Com a retirada do capacitor CE do circuito, o resistor RE passa a influenciar o circuito, esta influncia est registrada na Figura 14. A influncia de cargas em paralelo com o sinal na sada est registrada da Figura 15 a Figura 17. A Tabela 4 resume as informaes das figuras, nota-se que o ganho aps a retirada do capacitor CE se tornou abruptamente menor, caindo de cerca de 70 vezes para apenas 3 vezes, isso mostra que perde-se completamente o motivo de amplificar o sinal quando o resistor RE entra no circuito dada a retirada de CE. Tambm possvel perceber que o ganho aumentou com o aumento do resistor de carga RL, o que mostra que o ganho mximo deva ser atingido com RL , ou seja, um circuito aberto, como foi o caso das medies da Tabela 3.

Tabela 4 Ganhos do amplificador para cada combinao de tenso de entrada e frequncia

Situao C/ RE RL = 470 RL = 1 k RL = 10 k

Ventrada 25,6 mV 24,0 mV 25,6 mV 28,8 mV

Vsada 76,00 mV 1,00 V 1,26 V 1,62 V

Ganho (Vs/Ve) 2,97 41,67 49,22 56,25

Figura
Figura 14 Figura 15 Figura 16 Figura 17

Figura 14 Amplificao com sinal de entrada V=20mVpp a 1kHZ com RE

10

Figura 15 Amplificao com sinal de entrada V=20mVpp a 1kHZ com RL=470

Figura 16 Amplificao com sinal de entrada V=20mVpp a 1kHZ com RL=1k

Figura 17 Amplificao com sinal de entrada V=20mVpp a 1kHZ com RL=10k

11

A Tabela 5 mostra as impedncias medidas de acordo com o procedimento descrito na seo 3.2 e algumas variaes para teste.Com resistor de 1k entre 1200,00 e 1285,71 em srie e com a sada em aberto obteve-se na medio da impedncia de entrada uma faixa , durante o processo de medio percebia-se que o sinal da fonte geradora oscilava, alterando as tenses medidas no osciloscpio. Nas primeiras medies da sada, esqueceu-se de por em curto a entrada, dessa forma foram obtidos valores de impedncia mais altos do que quando se percebeu o erro e colocou-se a entrada em curto, quando se obteve a impedncia de sada de 742,11 .
Tabela 5 Impedncias de entrada e de sada.

situao da sada aberto aberto curto situao da entrada aberto aberto curto

R () 1000 1000 470 R () 1000 470 470

Vs (V) 13,2 19,2 22,2 Vs (V) 17,6 18,8 19,6

Vi (V) 7,2 10,8 12,6 Vo (V) 8,0 11,6 12,0

Z=R*Vi/(Vs-Vi) 1200,00 1285,71 616,88 Z=R*Vi/(Vs-Vo) 833,33 757,22 742,11

Figura
Figura 18 Figura 18 Figura 19

Figura
Figura 20 Figura 20 Figura 21

Figura 18 Medies da impedncia de entrada Zi com R=1k . Canal 1: Vgerador. Canal 2:Vi. Sada em aberto.

12

Figura 19 Medio da impedncia de entrada Zi com R=470 . Canal 1: Vgerador. Canal 2:Vi. Sada em curto.

Figura 20 Medies da impedncia de sada Zo com R=1k

(esq.) e R=470

(dir.). Canal 1:

Vgerador. Canal 2:Vi. Entrada em aberto.

Figura 21 Medio da impedncia de sada Zo com R=470 . Canal 1: Vi. Canal 2:Vgerador. Sada em curto.

13

5. CONCLUSO
Com o experimento realizado, foi possvel observar na prtica de que forma transistores amplificam sinais de entrada a que so submetidos. No primeiro caso, trabalhando-se com um regime contnuo, verificou-se o ganho de corrente propiciado pelo transistor, entre a corrente de base e a do coletor, alm de observar-se, experimentalmente, que a corrente no emissor de fato bem prxima da corrente no coletor. Para o segundo caso, trabalhando-se agora com um sinal de entrada AC em conjunto com o DC, observou-se o ganho de tenso que h no sinal AC. De maneira geral, pode-se perceber que um aumento na tenso de entrada no influencia consideravelmente o ganho, apenas distorcendo o sinal para entradas maiores que 70 mV. Um aumento na frequncia, no entanto, aumenta o valor do ganho obtido. Por fim, a retirada do capacitor no emissor faz com que o ganho caia drasticamente, sendo que o resistor no emissor passa a influenciar o circuito.

6. REFERNCIAS BIBLIOGRFICAS
[1] MALVINO, Albert P. Eletrnica. 1.ed. So Paulo, McGraw-hill, 1987. [2]BOYLESTAD, R.L.; Introduo anlise de circuitos; 10.ed. So Paulo: Pearson Prentice Hall, 2004. [3] DATASHEET BC547B. Disponvel em <http://www.datasheetcatalog.com/datasheets_pdf/B/C/5/4/BC547B.shtml>. Acesso em 10/07/2011

You might also like