You are on page 1of 43

Caracterización de un modulador

Sigma-Delta en tiempo continuo


(ΣΔMCT) para aplicaciones
Biomédicas de alta portabilidad
Aspirante
M. C. Uriel Gabriel Zapata Rodríguez
FOLIO UV PI7127641

Director de Tesis
Dr. Jaime Martínez Castillo
Xalapa de Enríquez a 24 de Noviembre de 2017
Posicionamiento del
trabajo

El rápido crecimiento de la demanda de


electrónica portátil para aplicaciones de
comunicación, informática y consumo,
así como el continuo escalamiento de la
tecnología VLSI, ha comenzado a alterar
significativamente las restricciones bajo
las cuales se diseñan muchos circuitos
integrados.
Posicionamiento del Consideraciones tales como costo,
trabajo rendimiento y portabilidad son incentivos
poderosos para integrar funciones circuitales
analógicas y de señal mixta, tales como la
conversión de datos en el mismo chip, así
como grandes circuitos digitales de
procesamiento de señales y datos.

Sin embargo, incluso los voltajes de alimentación grandes limitan severamente el rango dinámico disponible para realizar
circuitos Analógicos con el cada vez más demandado rendimiento en comunicaciones y aplicaciones multimedia.
Posicionamiento del
trabajo
Aplicaciones biomédicas Biopotenciales, y
las multiples variantes Prediagnostico
Médico
Mediante la implementación del diseño microelectrónico de señal mixta
es posible generar dispositivos portables que permitan al usuario en
general poder tener un pre-diagnóstico médico, para el monitoreo diario
de los diferentes aspectos de salud
Posicionamiento del trabajo

El pre-diagnostico
médico presenta alto
crecimiento en las
tendencias del usuario
y es de las principales
prioridades de los
países de alto
crecimiento
económico.
Posicionamiento del
trabajo
Incursión de la portabilidad del pre-diagnóstico médico, y sus
tendencias, una visión de múltiples oportunidades con un
potencial en crecimiento

Al día de hoy es posible medir con


total fiabilidad y con análisis
electrónico múltiples tipos de
biopotenciales, y es posible encontrar
millones de tendencias en salud,
muchas aún siguen en proceso de
investigación y exploración.
Posicionamiento del
trabajo

Las empresas de
tecnología y portabilidad
de datos están volteando
al área que presenta
mayor potencial.
Los usuarios requieren
cada vez más
información en cualquier
lugar y a cualquier hora
¿Cual es el proceso de Procesamiento de señales biomédicas?
Electromyogram (EMG) and Nerve Conduction Studies

EXAMPLE
An electromyogram (EMG)
Measures the electrical activity of muscles when they're at rest and when they're being used. Nerve conduction studies
measure how well and how fast the nerves can send electrical signals.
Nerves control the muscles in the body with electrical signals called impulses. These impulses make the muscles react in
certain ways. Nerve and muscle problems cause the muscles to react in ways that aren't normal.
If you have leg pain or numbness, you may have these tests to find out which nerves are being affected and how much
they are affected. These tests check how well your spinal nerves are working. They also check the nerves in your arms and
legs.
Proceso de adquisición de Datos vía señales Biomédicas
An easily recognizable medical
application for amplifiers like
these is in electrocardiography
machines, or ECGs; which monitor
the changes in the heart’s dipole
electric field. Below is the
implementation of Analog
Device’s AD82X series of
instrumentation amplifier in an
ECG, from their application
manual.

If you have ever had any kind of electronic equipment hooked up to


take readings from you at a hospital, you have been connected to
sensors run by an instrumentation amplifier. These circuits find
widespread use in nearly every medical device, both for the
advantages previously mentioned and for the fact that
instrumentation amplifiers are also precision gain devices.
Señales Biomédicas
Esquema típico de procesamiento de Biopotenciales
Implementation of ΣΔMCT
Posicionamiento del trabajo

Implementation of ΣΔMCT
HIPÓTESIS
Es posible la reducción de un bloque de conversión Analógico a Digital ADC,
para dispositivos de aplicación biomédica portátiles de alta duración, por
medio de un modulador Sigma Delta (ΣΔM), el cual además de reducir el
consumo total del bloque de procesamiento de señal, también añadirá una
nueva topología de circuito integrado en sus bloques internos, haciendo un
bloque de diseño, eficaz, eficiente, y con alta adaptabilidad a futuras
implementaciones o cambios.
JUSTIFICACIÓN
En las últimas décadas se han desarrollado circuitos integrados que gradualmente se
han ido optimizando para garantizar la miniaturización de los dispositivos portátiles
que el usuario demanda cada año para aplicaciones biomédicas.
El rápido crecimiento de la población y los avances en prediagnóstico médico
demandan cada vez más versátiles equipos para trabajar con el mismo rango de
señales biológicas, típicamente las señales entregadas requieren de
acondicionamiento electrónico, conversión Analógico –Digital (ADC) y procesamiento
para extraer información que sea útil.
Es por esta razón que se necesita diseñar convertidores ADC que permitan la
conversión de señales analógicas a señales digitales para su posterior procesamiento.
Los convertidores ADΣΔ como ya se ha discutido, han probado ser los más adecuados
para la mayoría de las aplicaciones por lo que las nuevas demandas en prediagnóstico
médico y dispositivos portátiles requieren elementos de comunicación y conversión
más rápidos así como eficientes, con un retardo de señal al mínimo, con cada vez
menores consumos de potencia, con menor tamaños de chip para seguir el camino de
la miniaturización de los dispositivos portátiles y con la potencialidad de contar con
esquemas y arquitecturas de conversión digital alternativos.
OBJETIVO GENERAL
Diseño, simulación, y caracterización de un ΣΔM con
un diseño debajo de la barrera de los microWatts, y
con ancho de banda de 20MHz, específico para el
muestreo y la digitalización de señales de ECG, MRI,
EEG las cuales cuyas cualidades son entendidas por
ser de baja frecuencia < 200Hz, con rangos arriba de
16 bits, el cual contará con bloques específicos que
reducirán a un máximo de 2mm por 2mm el tamaño
total del chip
OBJETIVOS ESPECÍFICOS
Analizar la ingeniería del diseño
Diseñar el SD considerando sus siguientes etapas
• Amplificador de ancho de banda (boosting bandwidth amplifier for glitching controlling)
• Integrador
• Convertidor AD
• Convertidor DA
• Filtro pasa bajas
• Down sampler
• Decimador
Realizar su patrón geométrico
Caracterizar la estructura por etapas y de manera general
Redacción de artículos y tesis
METODOLOGÍA
• Recopilación de bibliografía correspondiente al tema.
• Diseño y simulación de las topologías de ΣΔM’s reportadas en la bibliografía.
• Propuesta e innovación hacia nuevas topologías.
• Diseño, simulación individual de los circuitos propuestos.
• Diseño de banco de pruebas para cada circuito propuesto
• Fabricación individual de los circuitos propuestos.
• Caracterización individual de los circuitos propuestos.
• Redacción de un reporte para cada circuito.
METODOLOGÍA
• Diseño, simulación y simulación post-layout a bloques
• Filtro
• Integrador
• Cuantizador
• Modelado de ruido
• Diseño, simulación y simulación post-layout del ΣΔM.
• Diseño de banco de pruebas para el ΣΔM.

• Envío a fabricación para el ΣΔM.


• Caracterización para el ΣΔM.
• Rediseño en caso de no cumplir con las especificaciones.
• Redacción de un reporte para el ΣΔM.
• Redacción de artículos indexados.
• Redacción del manuscrito de tesis.
REVISIÓN DE BIBLIOGRAFÍA Y
ESTADO DEL ARTE EN ΣΔMCT
AVANCE EN CRONOGRAMA
REVISIÓN DE BIBLIOGRAFÍA Y ESTADO DEL ARTE EN ΣΔMCT

Realistic software-defined radio transceiver


REVISIÓN DE BIBLIOGRAFÍA Y ESTADO DEL ARTE EN ΣΔMCT

Evolution of wireless applications towards 4G


REVISIÓN DE BIBLIOGRAFÍA Y ESTADO DEL ARTE EN ΣΔMCT

Ideal multi-standard RF transceiver

Conventional multi-standard RF transceiver architecture


Multi-standard RF receiver sharing a multi-band LNA
REVISIÓN DE BIBLIOGRAFÍA Y ESTADO DEL ARTE EN ΣΔMCT

Realistic software-defined radio transceiver


REVISIÓN DE BIBLIOGRAFÍA Y ESTADO DEL ARTE EN ΣΔMCT

Realistic software-defined radio transceiver


REVISIÓN DE BIBLIOGRAFÍA Y ESTADO DEL ARTE EN ΣΔMCT

∑∆M architecture: a basic scheme, b linear model


Estado del Arte
La modulación Sigma-delta es un medio
robusto de implementar convertidores
analógico-digitales de alta resolución en
una tecnología VLSI. Mediante la
combinación de sobremuestreo y
retroalimentación para modelar el ruido
y, a continuación, utilizando filtros paso
bajo digitales para atenuar el ruido que
ha sido empujado fuera de banda, es
posible alcanzar un rango dinámico de
hasta 16 bits o más a relaciones de
sobremuestreo relativamente modestas.
Además, como se muestra, las
arquitecturas de sobremuestreo son
potencialmente un medio de eficiencia
energética para implementar
convertidores de alta resolución.
Estado del Arte
Se pueden agrupar los moduladores ΣΔ reportados en la
literatura atendiendo diferentes criterios:
 La naturaleza de las señales a ser convertidas: paso bajo
vs pasa banda ΣΔM’s
 El tipo de dinámica del filtro de lazo, los Moduladores ΣΔ
de tiempo continuo también han sido implementados,
usando filtros de lazo de tiempo continuo CT pero con
cuantizadores de tiempo discreto
 El número de cuantizadores que se emplean, ΣΔM’s de
un cuantizador son llamados estructuras de lazo simple,
los que usan muchos, traen nombres: en cascada, de
cuantizador dual, etc.
 El número de bits en el cuantizador interno.
 El tipo de circuitería usadoemplean capacitores
disponibles en el estándar de tecnología CMOS,
capacitores activos construidos con transistores
MOS[17], circuitos de corriente conmutada (SI, switched
current circuits) etcétera.
Estado del Arte
75-MHz CONTINUOUS-TIME SIGMA–DELTA MODULATOR
Estado del Arte
Although converters
were originally
conceived for low-
frequency, high
resolution applications
(like audio and precision
measurement) in which
they clearly outperform
other existing A/D
conversion techniques,
their use has
progressively extended
to medium- and high-
frequency applications
with the development of
VLSI technologies. Fig.
illustrates the state of
the art in ADCs
implemented in CMOS
processes reported up
to year 2010 and places
them in the ENOB-DOR
plane, where DOR= 2
BW stands for the digital
output rate of the
Estado del Arte
DT implementations are
clearly dominant for high
resolutions (> 16 bit),
whereas CT Ms
dominate for large
bandwidths
(DOR > 10 MS/s).
Nevertheless, both types
of implementations
coexist for large-
bandwidth, medium-
resolution (10–14 bit)
applications.
The performance ofMs is
globally quantified in
terms of their main
specifications (effective
resolution, signal
bandwidth and power
consumption of the
circuit) through the
following figures of merit
(FoMs)
Estado del Arte
where k is the
Boltzmann constant
and T is the
temperature
(measured in Kelvin,
K). Note that FoM1
emphasizes power
consumption,
whereas FoM2
stresses effective
resolution,
represented by the
ENOB. Therefore,
the smaller the FoM1
value and
the larger the FoM2
value, the “better” the
M is. For comparison
purposes, the
aforementioned
information is
graphically illustrated
Estado del Arte
where k is the
Boltzmann constant
and T is the
temperature
(measured in Kelvin,
K). Note that FoM1
emphasizes power
consumption,
whereas FoM2
stresses effective
resolution,
represented by the
ENOB. Therefore,
the smaller the FoM1
value and
the larger the FoM2
value, the “better” the
M is. For comparison
purposes, the
aforementioned
information is
graphically illustrated
ACT I V I DAD Primer semestre Segundo semestre

Recopilación de bibliografía correspondiente al tema.

Diseño y simulación de las topologías de Σ Δ M ’s


reportadas en la bibliografía
Propuesta e innovación hacia nuevas topologías
Diseño, simulación y simulación post -layout individual
de los circuitos propuestos.
Diseño de banco de pruebas para cada circuito
propuesto
Redacción de un reporte para cada circuito.
Simulación y caracterización a bloques
Filtro
I ntegrador
Cuantizador
M odelado de ruido
Diseño, simulación y caracterización del Σ Δ M
Octavo
ACTIVIDAD Primer semestre Segundo semestre Tercer semestre Cuarto semestre Quinto semestre Sexto semestre Séptimo semestre
Semestre
Recopilación de bibliografía correspondiente

A al tema.

C Diseño y simulación de las topologías de

C ΣΔM’s reportadas en la bibliografía

R Propuesta e innovación hacia nuevas


topologías

T Diseño, simulación y simulación post-layout

O individual de los circuitos propuestos.

I Diseño de banco de pruebas para cada


circuito propuesto

N Fabricación individual de los circuitos

V propuestos.
Caracterización individual de los circuitos

O D propuestos.

I Redacción de un reporte para cada circuito.

G E Simulación y caracterización a bloques

D Filtro
Integrador

R Cuantizador
Modelado de ruido

A Diseño, simulación y caracterización del ΣΔM

A Diseño de banco de pruebas para el ΣΔM..

D Fabricación para el ΣΔM.

M Caracterización para el ΣΔM.

E Rediseño en caso de no cumplir con las


especificaciones.

A Redacción de un reporte para el ΣΔM.

S Redacción de artículos indexados.

Redacción del manuscrito de tesis.


REFERENCIAS
A.A. Abidi: “Direct-Conversion Radio Transceivers for Digital Communications”. IEEE J. of Solid-State Circuits, Vol. 30, pp. 1399-1410, Dec. 1995.
A.A. Abidi: “The Path to the Software-Defined Radio Receiver”. IEEE J. of Solid-State Circuits, Vol. 42, pp. 954-966, May 2007.
R.W. Adams and R. Schreier, “Stability Theory ΣΔM Modulators”, Chapter 4 in Delta-Sigma Data Converters: Theory, Design and Simulation (S.R Norsworthy, R. Schreier and G.C. Temes, Editors).
IEEE Press, 1997.
F. Agnelli et al.: “Wireless Multi-Standard Terminals: System Analysis and Design of a Reconfigurable RF Front-End”. IEEE Circuits and Systems Magazine, pp. 38-59, First Quarter 2006.
Ahmed and D.A. Johns: “A 50-MS/s (35mW) to 1-kS/s (15mW) power scalable 10- bit pipelined ADC using rapid power-on opamps and minimal bias current variation”.
IEEE J. of Solid-State Circuits, Vol. 40, pp. 2446–2455, Dec. 2005. R. Ahola et al.: “A Single-Chip CMOS Transceiver for 802.11a/b/g Wireless LANs”.
IEEE J. of Solid-State Circuits, Vol. 39, pp. 2250-2258, Dec. 2004. M. Alexander: “Power Distribution System (PDS) Design - Using byPass/ Decoupling Capacitors”. Xilinx Application Note: Virtex-
IISeries, Feb. 2005.
M. Anderson et al.: “A Reconfigurable PipelinedADC in 0.18 μm CMOS”. Dig. Tech. Papers of the Symp. on VLSI Circuits, pp.326–329, 2005.
X. Aragonès, J.L. Gonzàlez and A. Rubio, Analysis and Solutions for Switching Noise Coupling in Mixed-Signal ICs. Kluwer Academic Publishers, 1999.
J. Arias et al.: “A 32-mW 320-MHz continuous-time complex delta-sigma ADC for multi-mode wireless-LAN receivers”. IEEE J. Solid-State Circuits, Vol. 41, pp. 339- 351, Feb. 2006.
W. Audoglio et al.: “A 6-10 bits reconfigurable 20MS/s digitally enhanced pipelined ADCfor multi-standard wireless terminals”. Proc. of the European Solid-State Circuits Conf., pp. 496–499, 2006.
R. Bagheri et al.: “Software-Defined Radio Receiver: Dream to Reality”. IEEE Communications Magazine, pp. 111-118, Aug. 2006.
R. Bagheri et al.: “An 800-MHz-6-GHz Software-DefinedWireless Receiver in 90-nm CMOS”. IEEE J. Solid-State Circuits, Vol. 41, pp. 2860-2876, Dec. 2006.
H. Baher and E. Afifi: “Novel fourth-order sigma-delta convertor”. Electronics Letters, Vol. 28, pp. 1437-1438, July 1992.
R.T. Baird and T.S. Fiez: “Linearity enhancement of multibit ΣΔM A/D and D/A converters using data weighted averaging”. IEEE Trans. on Circuits and Systems - II,Vol. 42, pp. 753-762, 1995.
F. Balena, Programming Microsoft Visual Basic 6.0. Microsoft Press, 1999.
P. Balmelli, Q. Huang and F. Piazza: “A 50-mW 14-bit 2.5-MS/s ΣΔM modulator in a 0.25 μm digital CMOS technology”. Dig. Tech. Papers of the Symp. on VLSI Circuits, pp. 142-143, 2000.
Morgado et al., Nanometer CMOS Sigma-Delta Modulators for Software Defined Radio, 271 DOI 10.1007/978-1-4614-0037-0, © Springer Science+Business Media, LLC 2011 272 References
Baschirotto et al.: “BasebandAnalog Front-End and Digital Back-End for Reconfigurable Multi-StandardTerminals”. IEEE Circuits and Systems Magazine, First Quarter, pp. 8-28, 2006.
Behzad et al.: “A fully integrated MIMO multiband direct conversion CMOS transceiver for WLAN applications (802.11 n)”. IEEE J. Solid-State Circuits, Vol. 42, pp. 2795-2808, Dec. 2007.
P. Benabes, A. Gauthier and D. Billet: “New wideband sigma-delta convertor”. Electronics Letters, Vol. 29, pp. 1575-1577, Aug. 1993.
P. Benabes, A. Gauthier and R. Kielbasa: “New high-order universal ΣΔM modulator”. Electronics Letters, Vol. 31, pp. 8-9, Jan. 1995.
P. Benabes, A. Gauthier and R. Kielbasa: “A multistage closed-loop sigma delta modulator (MSCL)”.Analog Integrated Circuits and Signal Processing,Vol. 11, pp. 195-204, Nov. 1996.
Behzad Razavi. “Design of Analog CMOS Integrated Circuits”. Mc Graw Hill.
Christian C. Enz, Eric A. Vittoz. (1996). “Emerging technologies: designing low power digital systems”. Chapter 1.2. ISCAS. Pp. 80.
Gracias por su atención

You might also like